Critères de l'offre
Métiers :
- Ingénieur conception électronique (H/F)
Lieux :
- Meylan (38)
Conditions :
- CDI
- À partir de 35 000 € par an
- Temps Plein
L'entreprise : Groupe LIP
Le Groupe LIP est un acteur indépendant du travail temporaire et du recrutement reconnu, créé en 2005. Avec plus de 700 collaborateurs permanents et plus de 180 agences réparties sur les territoires Français, Belge, Suisse et Luxembourgeois, le Groupe LIP connait une croissance importante et continue, basée sur des valeurs fortes : Confiance, Professionnalisme et Esprit d'Équipe.
Le Groupe LIP, ce sont 3 expertises métiers :
- LIP Industrie & Bâtiment : Métallurgie, Nucléaire, Travaux publics, Gros œuvre, Second-œuvre, Espaces verts
- LIP Mantrans : Transport, Logistique, Supply Chain, Car et bus, Exploitation
- LIP Solutions RH (métiers du tertiaire, de l'ingénierie, des services et du médical) : Office, Comptabilité, paie et gestion, Télémarketing et force de vente, Bureau d'études et ingénierie, Informatique et technologies, Médical et santé, Hôtellerie et restauration
Chaque jour, de nombreux postes sont à pourvoir en CDI ou CDD dans nos agences d'intérim et au siège social, situé dans le 7ème arrondissement de Lyon.
Être salarié permanent chez LIP, c'est vivre une aventure humaine, professionnelle et émotionnelle, en portant fièrement nos valeurs.
Nous misons sur votre savoir-être et votre personnalité. Vous êtes investi, enthousiaste, persévérant et avez une forte culture du résultat ? Vous avez le bon état d'esprit pour réussir.
Et bien sûr, nous encourageons à la mobilité interne nos collaborateurs !
Description du poste
Pour accompagner la croissance de notre activité en Power Management et répondre aux besoins de nos clients en termes de densité, de consommation d'énergie et de fréquence de fonctionnement de leurs circuits intégrés, nous recherchons un Ingénieur Vérification IP.
En tant que membre d'une équipe pluridisciplinaire, vous participerez à la validation de produits visant à optimiser l'efficacité énergétique des circuits de nos clients, dans des domaines tels que l'Edge-IoT, l'automobile et le calcul haute performance (HPC).
Vous contribuerez à définir et mettre en œuvre des stratégies de vérification efficaces permettant de réduire les temps de validation tout en maximisant la couverture, et ce afin d'atteindre les objectifs de performance et de consommation d'énergie.
Pour les IPs à destination du marché automobile, vous contribuerez à la vérification des exigences ISO 26262 et accompagnerez les concepteurs dans le choix des stratégies visant à améliorer la robustesse face aux fautes permanentes ou transitoires.
Vérification :
En tant que référent de la vérification fonctionnelle et power-aware des produits, vous travaillerez en étroite collaboration avec les tech leads et les concepteurs afin de définir les objectifs et stratégies de vérification à partir des spécifications produits.
Définir le plan de vérification (méthodologie basée sur la couverture)
Estimer les coûts et les délais
Développer et déboguer un environnement de vérification avancé basé sur UVM
Développer la stratégie de couverture et les tests pour des IPs paramétrées (SystemVerilog)
Réaliser les vérifications fonctionnelles, de performance et de consommation
Identifier les blocs manquant de robustesse face aux fautes et proposer des mécanismes de sécurité adaptés
Assurer le support à l'équipe de conception tout au long du projet
Méthodologie :
Exploiter les dernières techniques, outils et technologies pour les activités de vérification
Contribuer à l'amélioration continue et à la maintenance de la méthodologie et du flot de vérification
Former et accompagner les membres de l'équipe impliqués dans les activités de vérification
Exécution de projet :
Apporter un support interne et des recommandations sur les activités liées à la vérification
Participer à l'évaluation, la mise en place et l'exécution des projets en collaboration étroite avec les tech leads, chefs de projet et autres membres de l'équipe.
Le poste est basé à Meylan
Description du profil
Connaissance des techniques de couverture fonctionnelle, capacité à développer des stimulus dirigés et aléatoires contraints
Expérience en codage RTL (Verilog, SystemVerilog), lint, vérifications CDC/RDC
Connaissance des méthodologies low-power avec les standards UPF 2.0 / 2.1 et des outils de vérification statique associés
Maîtrise des outils EDA (Cadence, Mentor, Synopsys) couvrant l'ensemble du flot digital front-end
Bon niveau en scripting : Tcl, Shell, Perl, Python…
À l'aise dans des environnements Linux et Windows
Une expérience avec la vérification formelle via QuestaFormal est un plus
Une familiarité avec SVN, Git et JIRA est également un atout

